aboutsummaryrefslogtreecommitdiff
path: root/testing/DMBootloader/7_write_DMAppFpgaProg/121_cmd
blob: 3e57588c4cf673bf4d8fd35224b6082cda1501e6 (plain)
ofshex dumpascii
0000 00 78 00 70 72 69 61 74 65 20 63 6f 6d 70 69 6c 65 20 6f 70 74 69 6f 6e 20 65 6e 61 62 6c 65 64 .x.priate.compile.option.enabled
0020 2e 2e 2e 00 00 00 00 0d 0a 45 72 72 6f 72 3a 20 46 61 69 6c 65 64 20 74 6f 20 65 6e 61 62 6c 65 .........Error:.Failed.to.enable
0040 20 46 50 47 41 20 61 72 72 61 79 2e 00 00 00 0d 0a 46 50 47 41 20 61 72 72 61 79 20 69 73 20 6e .FPGA.array......FPGA.array.is.n
0060 6f 74 20 65 6e 61 62 6c 65 64 2e 00 00 00 00 0d 0a 46 50 47 41 20 61 72 72 61 79 20 69 73 20 70 ot.enabled.......FPGA.array.is.p
0080 72 6f 67 72 61 6d 6d 65 64 20 61 6e 64 20 65 6e 61 62 6c 65 64 2e 00 0d 0a 53 65 74 74 69 6e 67 rogrammed.and.enabled....Setting
00a0 20 42 53 52 20 43 6f 6e 66 69 67 75 72 61 74 69 6f 6e 73 2e 2e 2e 00 0d 0a 4c 6f 61 64 69 6e 67 .BSR.Configurations......Loading
00c0 20 42 53 52 2e 2e 2e 00 00 00 00 0d 0a 50 72 6f 67 72 61 6d 6d 69 6e 67 20 55 52 4f 57 2e 2e 2e .BSR.........Programming.UROW...
00e0 00 00 00 0d 0a 55 53 45 52 5f 55 52 4f 57 20 3d 20 00 00 0d 0a 56 65 72 69 66 79 69 6e 67 20 64 .....USER_UROW.=.....Verifying.d
0100 65 76 69 63 65 20 69 6e 66 6f 2e 2e 2e 00 00 0d 0a 55 73 65 72 20 4c 4f 43 4b 20 53 65 74 74 69 evice.info.......User.LOCK.Setti
0120 6e 67 20 45 72 72 6f 72 2e 2e 2e 53 65 63 75 72 69 74 79 00 00 00 00 0d 0a 55 52 4f 57 20 53 65 ng.Error...Security......UROW.Se
0140 74 74 69 6e 67 20 45 72 72 6f 72 2e 2e 2e 43 68 65 63 6b 73 75 6d 00 0d 0a 55 52 4f 57 20 53 65 tting.Error...Checksum...UROW.Se
0160 74 74 69 6e 67 20 45 72 72 6f 72 2e 2e 2e 44 65 73 69 67 6e 00 00 00 0d 0a 55 73 65 72 20 69 6e tting.Error...Design.....User.in
0180 66 6f 72 6d 61 74 69 6f 6e 3a 20 00 00 00 00 0d 0a 43 59 43 4c 45 20 43 4f 55 4e 54 3a 20 00 0d formation:.......CYCLE.COUNT:...
01a0 0a 43 48 45 43 4b 53 55 4d 20 3d 20 00 00 00 0d 0a 44 65 73 69 67 6e 20 4e 61 6d 65 20 3d 20 00 .CHECKSUM.=......Design.Name.=..
01c0 00 00 00 0d 0a 50 72 6f 67 72 61 6d 6d 69 6e 67 20 4d 65 74 68 6f 64 3a 20 00 00 49 45 45 45 31 .....Programming.Method:...IEEE1
01e0 35 33 32 00 00 00 00 53 54 41 50 4c 00 00 00 44 49 52 45 43 54 43 00 50 44 42 00 53 56 46 00 49 532....STAPL...DIRECTC.PDB.SVF.I
0200 41 50 00 AP.